無論是身處學(xué)校還是步入社會(huì),,大家都嘗試過寫作吧,,借助寫作也可以提高我們的語言組織能力,。相信許多人會(huì)覺得范文很難寫,?下面是小編為大家收集的優(yōu)秀范文,供大家參考借鑒,,希望可以幫助到有需要的朋友,。
電子工程師eda常用軟件下載篇一
eda技術(shù)是指以計(jì)算機(jī)為工作平臺(tái),融合了應(yīng)用電子技術(shù),、計(jì)算機(jī)技術(shù),、信息處理及智能化技術(shù)的最新成果,進(jìn)行電子產(chǎn)品的自動(dòng)設(shè)計(jì),。利用eda工具,,電子設(shè)計(jì)師可以從概念、算法,、協(xié)議等開始設(shè)計(jì)電子系統(tǒng),,大量工作可以通過計(jì)算機(jī)完成,并可以將電子產(chǎn)品從電路設(shè)計(jì),、性能分析到設(shè)計(jì)出ic版圖或pcb版圖的整個(gè)過程,。今天就跟小編一起細(xì)數(shù)eda常用工具有哪些呢~
eda技術(shù)是在電子cad技術(shù)基礎(chǔ)上發(fā)展起來的計(jì)算機(jī)軟件系統(tǒng),是指以計(jì)算機(jī)為工作平臺(tái),,融合了應(yīng)用電子技術(shù),、計(jì)算機(jī)技術(shù)、信息處理及智能化技術(shù)的最新成果,進(jìn)行電子產(chǎn)品的自動(dòng)設(shè)計(jì),。利用eda工具,,可以將電子產(chǎn)品從電路設(shè)計(jì)、性能分析到設(shè)計(jì)出ic版圖或pcb版圖的整個(gè)過程在計(jì)算機(jī)上自動(dòng)處理完成,。
eda工具層出不窮,,按主要功能或主要應(yīng)用場(chǎng)合,可分為電路設(shè)計(jì)與仿真工具,、pcb設(shè)計(jì)軟件,、ic設(shè)計(jì)軟件、pld設(shè)計(jì)工具及其它eda軟件,。
電子電路設(shè)計(jì)與仿真工具包括spice/pspice;ewb;matlab;systemview;mmicad等,。下面簡(jiǎn)單介紹前三個(gè)軟件。
(1)spice:由美國(guó)加州大學(xué)推出的電路分析仿真軟件,,現(xiàn)在用得較多的是pspice6.2,,它可以進(jìn)行各種各樣的電路仿真、激勵(lì)建立,、溫度與噪聲分析,、模擬控制、波形輸出,、數(shù)據(jù)輸出,、并在同一窗口內(nèi)同時(shí)顯示模擬與數(shù)字的仿真結(jié)果,還可以自行建立元器件及元器件庫(kù),。
(2)ewb軟件:20世紀(jì)90年代初推出的電路仿真軟件,。相對(duì)于其它eda軟件,它是較小巧的軟件(只有16m),。但它對(duì)模數(shù)電路的混合仿真功能卻十分強(qiáng)大,,幾乎100%地仿真出真實(shí)電路的結(jié)果,并且它在桌面上提供了萬用表,、示波器,、信號(hào)發(fā)生器、掃頻儀,、邏輯分析儀,、數(shù)字信號(hào)發(fā)生器、邏輯轉(zhuǎn)換器和電壓表,、電流表等儀器儀表,。界面直觀,易學(xué)易用,。
(3)文字matlab產(chǎn)品族:它們的一大特性是有眾多的面向具體應(yīng)用的工具箱和仿真塊,,包含了完整的函數(shù)集用來對(duì)圖像信號(hào)處理、控制系統(tǒng)設(shè)計(jì)、神經(jīng)網(wǎng)絡(luò)等特殊應(yīng)用進(jìn)行分析和設(shè)計(jì),。它具有數(shù)據(jù)采集,、報(bào)告生成和matlab語言編程產(chǎn)生獨(dú)立c/c++代碼等功能。
ic設(shè)計(jì)工具很多,,其中按市場(chǎng)所占份額排行為cadence,、mentor graphics和synopsys。
(1)設(shè)計(jì)輸入工具:像cadence的composer,,viewlogic的viewdraw,硬件描述語言vhdl,、verilog hdl是主要設(shè)計(jì)語言,,許多設(shè)計(jì)輸入工具都支持hdl。另外像active—hdl和其它的設(shè)計(jì)輸入方法,,包括原理和狀態(tài)機(jī)輸入方法,,設(shè)計(jì) fpga/cpld的工具大都可作為ic設(shè)計(jì)的輸入手段,如xilinx,、altera等公司提供的開發(fā)工具,,modelsim fpga等。
(2)設(shè)計(jì)仿真工作:eda工具的一個(gè)最大好處是可以驗(yàn)證設(shè)計(jì)是否正確,,幾乎每個(gè)公司的eda 產(chǎn)品都有仿真工具,。verilog—xl、nc—verilog用于verilog仿真,,leapfrog 用于vhdl仿真,,analog artist用于模擬電路仿真。viewlogic的仿真器有:viewsim門級(jí)電路仿真器,,speedwavevhdl仿真器,,vcs— verilog仿真器。mentor graphics有其子公司model tech 出品的vhdl和verilog雙仿真器:model sim,。cadence,、synopsys用的是vss(vhdl仿真器)。現(xiàn)在的趨勢(shì)是各大eda公司都逐漸用hdl仿真器作為電路驗(yàn)證的工具,。
(3)綜合工具:綜合工具可以把hdl變成門級(jí)網(wǎng)表,。這方面synopsys工具占有較大的優(yōu)勢(shì),它的design compile是作綜合的工業(yè)標(biāo)準(zhǔn),,它還有另外一個(gè)產(chǎn)品叫behavior compiler,,可以提供更高級(jí)的綜合。隨著fpga設(shè)計(jì)的規(guī)模越來越大,,各eda公司又開發(fā)了用于fpga設(shè)計(jì)的綜合軟件,,比較有名的有:synopsys的fpga express,cadence的synplity,mentor的leonardo,,這三家的fpga綜合軟件占了市場(chǎng)的絕大部分,。
(4)布局和布線:在ic設(shè)計(jì)的布局布線工具中,cadence軟件是比較強(qiáng)的,,它有很多產(chǎn)品,,用于標(biāo)準(zhǔn)單元、門陣列已可實(shí)現(xiàn)交互布線,。其主要工具有:cell3,,silicon ensemble—標(biāo)準(zhǔn)單元布線器;gate ensemble—門陣列布線器;design planner—布局工具。其它各eda軟件開發(fā)公司也提供各自的布局布線工具,。
(5)物理驗(yàn)證工具:物理驗(yàn)證工具包括版圖設(shè)計(jì)工具,、版圖驗(yàn)證工具、版圖提取工具等等,。這方面cadence也是很強(qiáng)的,,其dracula、virtuso,、vampire等物理工具有很多的使用者,。
(6)模擬電路仿真器:前面講的仿真器主要是針對(duì)數(shù)字電路的,對(duì)于模擬電路的仿真工具,,普遍使用spice,,這是唯一的選擇。只不過是選擇不同公司的 spice,,像miceosim的pspice,、meta soft的hspice等等。hspice現(xiàn)在被avanti公司收購(gòu)了,。在眾多的spice中,,最好最準(zhǔn)的當(dāng)數(shù)hspice,作為ic設(shè)計(jì),,它的模型最多,,仿真的精度也最高。
pld(programmable logic device)是一種由用戶根據(jù)需要而自行構(gòu)造邏輯功能的數(shù)字集成電路,。目前主要有兩大類型:cpld(complex pld)和fpga(field programmable gate array),。它們的基本設(shè)計(jì)方法是借助于eda軟件,用原理圖,、狀態(tài)機(jī),、布爾表達(dá)式、硬件描述語言等方法,,生成相應(yīng)的`目標(biāo)文件,,最后用編程器或下載電纜,,由目標(biāo)器件實(shí)現(xiàn)。生產(chǎn)pld的廠家很多,,但最有代表性的pld廠家為altera,、xilinx和lattice公司。
(1)altera 20世紀(jì)90年代以后發(fā)展很快,。主要產(chǎn)品有:max3000/7000,、felx6k/10k、apex20k,、acex1k,、stratix等。其開發(fā)工具—max+plus ii是較成功的pld開發(fā)平臺(tái),,最新又推出了quartus ii開發(fā)軟件,。altera公司提供較多形式的設(shè)計(jì)輸入手段,綁定第三方vhdl綜合工具,,如:綜合軟件fpga express、leonard spectrum,,仿真軟件modelsim,。
(2)ilinx fpga的發(fā)明者。產(chǎn)品種類較全,,主要有;xc9500/4000,、coolrunner(xpla3)、spartan,、vertex等系列,,其最大的 vertex—ii pro器件已達(dá)到800萬門。
(3)lattice—vantis lattice是isp(in—system programmability)技術(shù)的發(fā)明者,,isp技術(shù)極大地促進(jìn)了pld產(chǎn)品的發(fā)展,,與altera和xilinx相比,其開發(fā)工具比altera 和xilinx略遜一籌,。
(4)actel 反熔絲(一次性燒寫)pld的領(lǐng)導(dǎo)得,,由于反熔絲pld抗輻射、耐高低溫,、功耗低,、速度快,所以在軍品和宇航級(jí)上有較大優(yōu)勢(shì),。altera和xilinx則一般不涉足軍品和宇航級(jí)市場(chǎng),。
(5)quicklogic專業(yè)pld/fpga公司,以一次性反熔絲工藝為主,,在中國(guó)地區(qū)銷售量不大,。
(6)lucent 主要特點(diǎn)是有不少用于通訊領(lǐng)域的專用ip核,,但pld/fpga不是lucent的主要業(yè)務(wù),在中國(guó)地區(qū)使用的人很少,。
(7)atmel 中小規(guī)模pld做得不錯(cuò),。atmel也做了一些與altera和xilinx兼容的片子,但在品質(zhì)上與原廠家還是有一些差距,,在高可*性產(chǎn)品中使用較少,,多用在低端產(chǎn)品上。
(8)clear logic 生產(chǎn)與一些著名pld/fpga大公司兼容的芯片,,這種芯片可將用戶的設(shè)計(jì)一次性固化,,不可編程,批量生產(chǎn)時(shí)的成本較低,。
(9)wsi 生產(chǎn)psd(單片機(jī)可編程外圍芯片)產(chǎn)品,。這是一種特殊的pld,如最新的psd8xx,、psd9xx集成了pld,、eprom、flash,,并支持isp(在線編程),,集成度高,主要用于配合單片機(jī)工作,。
(1)vhdl語言超高速集成電路硬件描述語言(vhsic hardware deseriptionlanguagt,,簡(jiǎn)稱vhdl),是ieee的一項(xiàng)標(biāo)準(zhǔn)設(shè)計(jì)語言,。
(2)veriolg hdl 是verilog公司推出的硬件描述語言,,在asic設(shè)計(jì)方面與vhdl語言平分秋色。
(3)其它eda軟件如專門用于微波電路設(shè)計(jì)和電力載波工具,、pcb制作和工藝流程控制等領(lǐng)域的工具,,在此就不作介紹了。
s("content_relate");【電子工程師eda常用軟件匯總】相關(guān)文章:
1.
eda常用軟件有哪些
2.電子eda技術(shù)的基礎(chǔ)知識(shí)
3.電子密碼鎖的eda設(shè)計(jì)
4.eda技術(shù)的電子設(shè)計(jì)要點(diǎn)
5.影視后期常用軟件匯總
6.電子工程設(shè)計(jì)的eda技術(shù)詳解
7.景觀設(shè)計(jì)常用軟件匯總
8.2016年電子eda技術(shù)的基礎(chǔ)知識(shí)